MT3620-Supportstatus
In diesem Dokument werden die aktuellen status der Azure Sphere-Unterstützung für MediaTek MT3620 beschrieben. Sie können auch den MT3620 Product Brief lesen, der auf der MediaTek MT3620-Webseite zum Download verfügbar ist. Darüber hinaus produziert MediaTek das MT3620-Hardware-Benutzerhandbuch, das eine detaillierte Anleitung zur Integration der MT3620 MCU in Ihre eigene Hardware ist.
Wichtig
Im Kontext dieses Dokuments bedeutet derzeit nicht unterstützt , dass die Nutzung des Features durch den Kunden zum aktuellen Zeitpunkt eingeschränkt ist, und diese Einschränkung wird wahrscheinlich in Zukunft entfernt werden. Umgekehrt bedeutet nicht zugänglich , dass das Feature von Kunden nicht verwendet werden kann, und diese Einschränkung wird sich wahrscheinlich nicht ändern.
Wenn Sie Featureanfragen oder Feedback haben, freuen wir uns über Ihre Kommentare im Azure Sphere-Communityforum.
MT3620-Blockdiagramm
Das Blockdiagramm zeigt die Unterstützung, die für jede MT3620-Komponente bereitgestellt wird. Die Abschnitte, die auf das Diagramm folgen, enthalten zusätzliche Details zu diesen Komponenten.
E/A-Peripheriegeräte
Das MT3620-Design umfasst insgesamt 76 programmierbare E/A-Pins. Wie in den folgenden beiden Tabellen gezeigt, werden die meisten Pins zwischen allgemeinen E/A-Funktionen (General-Purpose I/O, GPIO) und anderen Funktionen gemultixt. Zusätzlich zu den aufgeführten GPIO-Pins sind GPIO12-23 auf MT3620 Pins 27-38 verfügbar.
In der folgenden Tabelle werden mit "UNUSED" gekennzeichnete Pins vom zugehörigen ISU-Peripheriegerät nicht verwendet und können für die Verwendung als GPIO-Pins konfiguriert werden.
Hinweis
Sobald ein ISU-Peripheriegerät einem Kern zugeordnet wurde, sind alle fünf ISU-Pins, einschließlich nicht verwendeter Pins, auf die Verwendung in diesem Kern beschränkt.
GPIO/PWM/Counters
Einige Pins werden zwischen GPIO, Pulsbreitenmodulation (PWM) und Hardwarezählern gemultixt.
Gpio-Funktionen, die derzeit unterstützt werden, stellen die Ausgabe hoch/niedrig und die Leseeingabe fest. Offene Entleerung/Open Source Fahrmodi und Die Steuerung der Antriebsstärke werden ebenfalls unterstützt. Externe Interrupts werden auf dem M4-Kern, aber nicht auf dem A7-Kern unterstützt.
Der MT3620 verfügt über 12 PWM-Kanäle, die von PWM0-PWM11 identifiziert werden. Sie sind in 3 Gruppen von 4 Kanälen organisiert. Jede Gruppe ist einem PWM-Controller (PWM-CONTROLLER-0, PWM-CONTROLLER-1, PWM-CONTROLLER-2) zugeordnet. Die PWM-Kanäle und GPIO-Pins GPIO0 bis GPIO11 entsprechen den gleichen Pins auf dem MT3620. Wenn Ihre Anwendung einen PWM-Controller verwendet, werden alle diesem Controller zugeordneten Pins für die Verwendung als PWM-Ausgaben zugewiesen, und keiner davon kann für GPIO verwendet werden.
Die PWM-Hardware kann so konfiguriert werden, dass sie eine von drei Festtaktfrequenzen verwendet: 32 KHz, 2 MHz (XTAL/13) oder 26 MHz (XTAL). Auf den Echtzeitkernen kann eine Echtzeitanwendung (RTApp) auswählen, welche Uhr als Basis verwendet werden soll. Auf dem allgemeinen Kern (A7) verwendet der Linux-Treiber immer den Takt von 2 MHz. Dies führt in allgemeinen Anwendungen zu Laufzeit- und Zeitraumbeschränkungen, wie unter Verwenden von PWMs in allgemeinen Anwendungen erläutert.
IsU-Blöcke (Serial Interface)
Das MT3620-Design umfasst fünf serielle Schnittstellenblöcke, von denen jeder fünf Pins enthält. (Diese Blöcke werden auch als ISU für "I2C, SPI, UART" bezeichnet.) Diese seriellen Schnittstellenblöcke können MULTIPLEX GPIO, universelle asynchrone Empfänger-Sender (UART), Inter-Integrated Circuit (I2C) und serielle Peripherieschnittstelle (SPI) multiplexen.
UART wird bei 1200, 2400, 4800, 9600, 19200 unterstützt. 38400, 57600, 115200, 230400, 460800, 500000, 576000, 921600, 1000000, 1152000, 1500000 und 2000000 Baud. Es gibt einen 32-Byte-Hardware-Empfangspuffer. Die folgenden UART-Einstellungen werden unterstützt, wobei 8N1 (8 Datenbits, 1 Stoppbit und keine Parität) als Standardeinstellung gilt:
- Datenbit: 5, 6, 7 und 8.
- Stoppbit: 1 und 2.
- Parität: ungerade, gerade und keine.
- Flusssteuerungsmodus: RTS/CTS, XON/XOFF und keine Flusssteuerung.
SPI-Transaktionen werden bis zu 40 MHz unterstützt. Sie können bis zu zwei untergeordnete SPI-Geräte mit jeder ISU verbinden. Wenn Sie einen ISU-Port als SPI-master-Schnittstelle verwenden, können Sie nicht denselben Port wie eine I2C- oder UART-Schnittstelle verwenden. Gleichzeitige bidirektionale Lese- und Schreibvorgänge (Vollduplex)-SPI-Vorgänge innerhalb einer einzelnen Bustransaktion werden nicht unterstützt. Die folgenden SPI-Einstellungen werden unterstützt:
- Kommunikationsmodus (Uhrpolarität, Taktphase): SPI-Modus 0 (CPOL = 0, CPHA = 0), SPI-Modus 1 (CPOL = 0, CPHA = 1), SPI-Modus 2 (CPOL = 1, CPHA = 0) und SPI-Modus 3 (CPOL = 1, CPHA = 1).
- Bitreihenfolge: Die geringste Bedeutung wird zuerst gesendet, und die wichtigste wird zuerst gesendet.
- Chipauswahl polarität: aktiv-hoch, aktiv-niedrig. Aktiv/Niedrig ist die Standardeinstellung.
Untergeordnete 7-Bit-Geräteadressen werden für I2C unterstützt. Untergeordnete 8-Bit- oder 10-Bit-I2C-Adressen werden nicht unterstützt. Wenn Sie einen ISU-Port als I2C-master-Schnittstelle verwenden, können Sie nicht denselben Port wie eine SPI- oder UART-Schnittstelle verwenden. 0-Byte-I2C-Lesevorgänge werden nicht unterstützt. Die folgenden I2C-Einstellungen werden unterstützt:
- Busgeschwindigkeiten von 100 KHz, 400 KHz und 1 MHz.
- Benutzerdefiniertes Timeout für Vorgänge.
I2S
Zwei Blöcke mit fünf Pins werden zwischen GPIO und I2S gemultiziert. I2S wird derzeit nur für M4-Anwendungen unterstützt.
ADC
Das MT3620 enthält einen 12-Bit-ADC mit 8 Eingangskanälen. Ein Block von acht Pins wird zwischen GPIO und dem ADC gemultixt. Die ADC-Eingabekanäle und die GPIO-Pins GPIO41 bis GPIO48 sind den gleichen Pins auf dem MT3260 zugeordnet. Wenn Ihre Anwendung jedoch den ADC verwendet, werden alle 8 Pins für die Verwendung als ADC-Eingaben zugewiesen, und keiner davon kann für GPIO verwendet werden.
ARM Cortex-M4F-Subsysteme
Das MT3620 enthält zwei universelle ARM Cortex-M4F-Subsysteme, von denen jedes über einen dedizierten GPIO/UART-Block verfügt.
Der MT3620 unterstützt eine Standardtaktrate von 26 MHz. Jeder M4-Kern kann jedoch unabhängig so konfiguriert werden, dass er mit einer beliebigen Taktfrequenz zwischen 1 MHz und 200 MHz ausgeführt wird, indem sein HCLK_CK_CTRL Register festgelegt wird. Der folgende Code veranschaulicht eine Möglichkeit, die Taktrate auf 200 MHz festzulegen:
volatile unsigned int *hclk_ck_ctrl = (unsigned int *)0x2101000c;
*hclk_ck_ctrl = 0x00040200;
Hinweis
Ausführliche Informationen zum Programmieren der M4-Kerne auf dem MT3620 finden Sie in der von MediaTek veröffentlichten MT3620-Dokumentation . Wenn das Datenblatt nicht alle benötigten Informationen enthält, senden Sie eine E-Mail an Avnet (Azure.Sphere@avnet.com
), um das vollständige Datenblatt anzufordern.
Die ARM Cortex-M4F-Subsysteme können so programmiert werden, dass sie externe Interrupts unterstützen. Weitere Informationen finden Sie unter Verwenden externer Interrupts in Echtzeitanwendungen .
Anwendungsprozessorsubsystem
Das ARM Cortex-A7-Subsystem führt eine Kundenanwendung zusammen mit den von Microsoft bereitgestellten Linux-basierten Kernels, Diensten und Bibliotheken aus.
Der Dienst-UART ist für die Systemfunktionalität des A7-Subsystems vorgesehen. Es ist nicht für die Verwendung von Kundenanwendungen verfügbar.
Der einmalige programmierbare E-Sicherungsblock zum Speichern gerätespezifischer Informationen kann nicht von Kundenanwendungen verwendet werden.
Wi-Fi-Subsystem
Das Wi-Fi Subsystem ist derzeit ieee 802.11 b/g/n kompatibel mit 2,4 GHz und 5 GHz.
Derzeit unterstützt Azure Sphere nur WPA2-, EAP-TLS- und offene (kein Kennwort) Authentifizierung.
Informationen zu Hochfrequenztests und -kalibrierungen finden Sie unter HF-Testtools .
Energiesteuerung
Das MT3620 enthält Power Down - und Power Profile-Features zum Steuern des Stromverbrauchs. Weitere Informationen finden Sie unter Überlegungen zum Herunterschalten und Power Profile .
Uhren und Stromquellen
Der Standard Kristall kann derzeit nur 26 MHz betragen. Andere Kristallfrequenzen als 26 MHz werden derzeit in der Software nicht unterstützt.
Brownouterkennung
Die Brownouterkennung wird derzeit nicht unterstützt.
Hardware-Watchdog-Timer
Der MTK3620 enthält mehrere Watchdog-Timer:
- Ein Watchdog-Timer, der für die Verwendung durch die Pluton-Sicherheitsdomäne reserviert ist. Dieser Watchdog-Timer ist nicht für die Verwendung durch Anwendungen verfügbar.
- Ein Watchdog-Timer, der für den Anwendungsprozessor verfügbar ist. Das Azure Sphere-Betriebssystem verwendet diesen Watchdog-Timer für Systemdienste. Dieser Watchdog-Timer ist für Anwendungen nicht verfügbar.
- Ein Watchdog-Timer für jeden der Echtzeitkerne. Diese Watchdog-Timer sind für Echtzeitanwendungen verfügbar.
Weitere Informationen finden Sie unter Verwenden eines Watchdog-Timers in einer RTApp .
SWD, SWO
Serielles Debuggen (SWD, Pins 98-99) wird nur für M4-Anwendungen unterstützt. Serieller Drahtausgang (SWO, Pin 100) wird derzeit nicht unterstützt. Das Debuggen einer A7-Anwendung wird von einem von Microsoft bereitgestellten gdb-basierten Mechanismus unterstützt.
RAM und Flash
Das MT3620 umfasst ca. 5 MB RAM on-die, einschließlich 256 KiB in jedem E/A-Subsystem und 4 MB im A7-Anwendungssubsystem.
Der MT3620 kann mit 16 MB SPI-Flashspeicher bestellt werden.
Informationen zum verfügbaren Arbeitsspeicher und Flash für Anwendungen finden Sie unter Verfügbarer Arbeitsspeicher für Anwendungen.
Unterstützung von Fertigungstests
Dokumentationen und Hilfsprogramme zur Unterstützung der Integration von Testanwendungen für die benutzerdefinierte Fertigung mit Fabrikprozessen sind noch nicht verfügbar.
Pinout
Pin# | Pinname | Hauptfunktionen | Typ | Beschreibung | Kommentare |
---|---|---|---|---|---|
1 | GND | P | Boden | ||
2 | AVDD_3V3_WF_A_PA | PI | 3,3 V Netzschiene für 5 GHz Wi-Fi Leistungsverstärker | ||
3 | AVDD_3V3_WF_A_PA | PI | 3,3 V Netzschiene für 5 GHz Wi-Fi Leistungsverstärker | ||
4 | NC | ||||
5 | NC | ||||
6 | AVDD_1V6_WF_TRX | PI | 1,6 V Netzschiene für Wi-Fi Senden/Empfangen | ||
7 | AVDD_1V6_WF_AFE | PI | 1,6 V Netzschiene für Wi-Fi analoges Front-End | ||
8 | NC | ||||
9 | AVDD_1V6_XO | PI | 1,6 V Leistungsschiene für Standard Kristalloszillator | ||
10 | MAIN_XIN | AI | Haupt-Kristalloszillator-Eingang | ||
11 | WF_ANTSEL0 | TUN | Wi-Fi Antennenauswahl für externen DPDT-Schalter | ||
12 | WF_ANTSEL1 | TUN | Wi-Fi Antennenauswahl für externen DPDT-Schalter | ||
13 | GPIO0 | GPIO0/PWM0 | DIO | Interruptfähiges GPIO-Multiplex mit PWM-Ausgabe | |
14 | GPIO1 | GPIO1/PWM1 | DIO | Interruptfähiges GPIO-Multiplex mit PWM-Ausgabe | |
15 | GPIO2 | GPIO2/PWM2 | DIO | Interruptfähiges GPIO-Multiplex mit PWM-Ausgabe | |
16 | GPIO3 | GPIO3/PWM3 | DIO | Interruptfähiges GPIO-Multiplex mit PWM-Ausgabe | |
17 | GPIO4 | GPIO4/PWM4 | DIO | Interruptfähiges GPIO-Multiplex mit PWM-Ausgabe | |
18 | GPIO5 | GPIO5/PWM5 | DIO | Interruptfähiges GPIO-Multiplex mit PWM-Ausgabe | |
19 | GPIO6 | GPIO6/PWM6 | DIO | Interruptfähiges GPIO-Multiplex mit PWM-Ausgabe | |
20 | GPIO7 | GPIO7/PWM7 | DIO | Interruptfähiges GPIO-Multiplex mit PWM-Ausgabe | |
21 | GPIO8 | GPIO8/PWM8 | DIO | Interruptfähiges GPIO-Multiplex mit PWM-Ausgabe | |
22 | GPIO9 | GPIO9/PWM9 | DIO | Interruptfähiges GPIO-Multiplex mit PWM-Ausgabe | |
23 | DVDD_1V15 | PI | 1,15 V Netzschiene | ||
24 | DVDD_3V3 | PI | 3,3 V Stromschiene | ||
25 | GPIO10 | GPIO10/PWM10 | DIO | Interruptfähiges GPIO-Multiplex mit PWM-Ausgabe | |
26 | GPIO11 | GPIO11/PWM11 | DIO | Interruptfähiges GPIO-Multiplex mit PWM-Ausgabe | |
27 | GPIO12 | DIO | Interruptfähige GPIO | Interrupts werden derzeit nicht unterstützt. | |
28 | GPIO13 | DIO | Interruptfähige GPIO | Interrupts werden derzeit nicht unterstützt. | |
29 | GPIO14 | DIO | Interruptfähige GPIO | Interrupts werden derzeit nicht unterstützt. | |
30 | GPIO15 | DIO | Interruptfähige GPIO | Interrupts werden derzeit nicht unterstützt. | |
31 | GPIO16 | DIO | Interruptfähige GPIO | Interrupts werden derzeit nicht unterstützt. | |
32 | GPIO17 | DIO | Interruptfähige GPIO | Interrupts werden derzeit nicht unterstützt. | |
33 | GPIO18 | DIO | Interruptfähige GPIO | Interrupts werden derzeit nicht unterstützt. | |
34 | GPIO19 | DIO | Interruptfähige GPIO | Interrupts werden derzeit nicht unterstützt. | |
35 | GPIO20 | DIO | Interruptfähige GPIO | Interrupts werden derzeit nicht unterstützt. | |
36 | GPIO21 | DIO | Interruptfähige GPIO | Interrupts werden derzeit nicht unterstützt. | |
37 | GPIO22 | DIO | Interruptfähige GPIO | Interrupts werden derzeit nicht unterstützt. | |
38 | GPIO23 | DIO | Interruptfähige GPIO | Interrupts werden derzeit nicht unterstützt. | |
39 | GPIO26 | GPIO26/ SCLK0/TXD0 | DIO | GPIO multiplexed mit ISU 0-Funktionen | |
40 | GPIO27 | GPIO27/ MOSI0/RTS0/SCL0 | DIO | GPIO multiplexed mit ISU 0-Funktionen | |
41 | GND | P | Boden | ||
42 | GPIO28 | GPIO28/ MISO0/RXD0/SDA0 | DIO | GPIO multiplexed mit ISU 0-Funktionen | |
43 | GPIO29 | GPIO29/CSA0/CTS0 | DIO | GPIO multiplexed mit ISU 0-Funktionen | |
44 | DVDD_1V15 | PI | 1,15 V Netzschiene | ||
45 | GPIO30 | GPIO30/CSB0 | DIO | GPIO multiplexed mit ISU 0-Funktionen | |
46 | GPIO31 | GPIO31/ SCLK1/TXD1 | DIO | GPIO multiplexed mit ISU 1-Funktionen | |
47 | GPIO32 | GPIO32/ MOSI1/RTS1/SCL1 | DIO | GPIO multiplexed mit ISU 1-Funktionen | |
48 | GPIO33 | GPIO33/ MISO1/RXD1/SDA1 | DIO | GPIO multiplexed mit ISU 1-Funktionen | |
49 | GPIO34 | GPIO34/CSA1/CTS1 | DIO | GPIO multiplexed mit ISU 1-Funktionen | |
50 | GPIO35 | GPIO35/CSB1 | DIO | GPIO multiplexed mit ISU 1-Funktionen | |
51 | GPIO36 | GPIO36/ SCLK2/TXD2 | DIO | GPIO multiplexed mit ISU 2-Funktionen | |
52 | GPIO37 | GPIO37/ MOSI2/RTS2/SCL2 | DIO | GPIO multiplexed mit ISU 2-Funktionen | |
53 | GPIO38 | GPIO38/ MISO2/RXD2/SDA2 | DIO | GPIO multiplexed mit ISU 2-Funktionen | |
54 | GPIO39 | GPIO39/CSA2/CTS2 | DIO | GPIO multiplexed mit ISU 2-Funktionen | |
55 | GPIO40 | GPIO40/CSB2 | DIO | GPIO multiplexed mit ISU 2-Funktionen | |
56 | DVDD_3V3 | PI | 3,3 V Stromschiene | ||
57 | DVDD_1V15 | PI | 1,15 V Netzschiene | ||
58 | GPIO41 | GPIO41/ADC0 | DIO | GPIO multiplexed mit ADC-Eingabe | |
59 | GPIO42 | GPIO42/ADC1 | DIO | GPIO multiplexed mit ADC-Eingabe | |
60 | GPIO43 | GPIO43/ADC2 | DIO | GPIO multiplexed mit ADC-Eingabe | |
61 | GPIO44 | GPIO44/ADC3 | DIO | GPIO multiplexed mit ADC-Eingabe | |
62 | GPIO45 | GPIO45/ADC4 | DIO | GPIO multiplexed mit ADC-Eingabe | |
63 | GPIO46 | GPIO46/ADC5 | DIO | GPIO multiplexed mit ADC-Eingabe | |
64 | GPIO47 | GPIO47/ADC6 | DIO | GPIO multiplexed mit ADC-Eingabe | |
65 | GPIO48 | GPIO48/ADC7 | DIO | GPIO multiplexed mit ADC-Eingabe | |
66 | AVDD_2V5_ADC | PI | 2,5 V Stromschiene für ADC | ||
67 | VREF_ADC | AI | Referenzspannung für ADC | ||
68 | AVSS_2V5_ADC | P | Boden für ADC | ||
69 | EXT_PMU_EN | TUN | Externes Netzteil: Aktivieren der Ausgabe | ||
70 | WAKEUP | DI | Externe Aktivierung aus dem tiefsten Ruhezustandsmodus | Derzeit nicht unterstützt | |
71 | AVDD_3V3_RTC | PI | 3,3 V Stromschiene für Echtzeituhr | ||
72 | RTC_XIN | AI | Echtzeituhrkristalloszillatoreingang | ||
73 | RTC_XOUT | AO | Ausgabe des Echtzeituhrkristalloszillators | ||
74 | AVDD_3V3_XPPLL | PI | 3,3 V Stromschiene für interne phasensperrte Schleife | ||
75 | I2S_MCLK0_ALT | AO | Analoge Alternative zu MCLK0 | I2S wird derzeit nur für M4-Anwendungen unterstützt. | |
76 | I2S_MCLK1_ALT | AO | Analoge Alternative zu MCLK1 | I2S wird derzeit nur für M4-Anwendungen unterstützt. | |
77 | DVDD_1V15 | PI | 1,15 V Netzschiene | ||
78 | DVDD_1V15 | PI | 1,15 V Netzschiene | ||
79 | VOUT_2V5 | PO | Ausgabe der internen 2,5-V-LDO | ||
80 | AVDD_3V3 | PI | 3,3 V Stromschiene | ||
81 | PMU_EN | DI | Interne PMU-Außerkraftsetzung | ||
82 | RESERVIERT | ||||
83 | GND | P | Boden | ||
84 | SENSE_1V15 | AI | Sense Input zur Stabilisierung des 1,15V Netzteils | ||
85 | VOUT_1V15 | PO | Ausgabe von internem 1,15-V-LDO | ||
86 | AVDD_1V6_CLDO | PI | 1,6 V Netzschiene für die interne 1,15 V Kern-LDO | ||
87 | PMU_CAP | Eine | Verbinden Sie einen Kondensator zwischen diesem Pin und AVDD_3V3_BUCK, um die PMU-Stabilität aufrechtzuerhalten. | ||
88 | AVDD_3V3_BUCK | PI | 3,3 V Stromschiene für internen 1,6 V Buck DC-DC-Wandler | ||
89 | AVDD_3V3_BUCK | PI | 3,3 V Stromschiene für internen 1,6 V Buck DC-DC-Wandler | ||
90 | VOUT_1V6 | PO | Ausgabe des internen 1,6-V-Buck-Konverters | ||
91 | VOUT_1V6 | PO | Ausgabe des internen 1,6-V-Buck-Konverters | ||
92 | AVSS_3V3_BUCK | P | Erdung für internen 1,6V Buck-Konverter | ||
93 | AVSS_3V3_BUCK | P | Erdung für internen 1,6V Buck-Konverter | ||
94 | DEBUG_RXD | DI | Reserviert für Azure Sphere-Debug | ||
95 | DEBUG_TXD | TUN | Reserviert für Azure Sphere-Debug | ||
96 | DEBUG_RTS | TUN | Reserviert für Azure Sphere-Debug | ||
97 | DEBUG_CTS | DI | Reserviert für Azure Sphere-Debug | ||
98 | SWD_DIO | DIO | ARM SWD für Cortex-M4F-Debug | ||
99 | SWD_CLK | DI | ARM SWD für Cortex-M4F-Debug | ||
100 | SWO | TUN | ARM SWO for Cortex-M4F debug | Derzeit nicht unterstützt | |
101 | GPIO56 | GPIO56/TX0 | DIO | GPIO multiplexed mit I2S 0 | I2S wird derzeit nur für M4-Anwendungen unterstützt. |
102 | GPIO57 | GPIO57 /MCLK0 | DIO | GPIO multiplexed mit I2S 0 | I2S wird derzeit nur für M4-Anwendungen unterstützt. |
103 | GPIO58 | GPIO58/FS0 | DIO | GPIO multiplexed mit I2S 0 | I2S wird derzeit nur für M4-Anwendungen unterstützt. |
104 | GPIO59 | GPIO59/RX0 | DIO | GPIO multiplexed mit I2S 0 | I2S wird derzeit nur für M4-Anwendungen unterstützt. |
105 | GPIO60 | GPIO60/ BCLK0 | DIO | GPIO multiplexed mit I2S 0 | I2S wird derzeit nur für M4-Anwendungen unterstützt. |
106 | DVDD_1V15 | PI | 1,15 V Netzschiene | ||
107 | DVDD_3V3 | PI | 3,3 V Stromschiene | ||
108 | GPIO61 | GPIO61/TX1 | DIO | GPIO multiplexed mit I2S 1 | I2S wird derzeit nur für M4-Anwendungen unterstützt. |
109 | GPIO62 | GPIO62/ MCLK1 | DIO | GPIO multiplexed mit I2S 1 | I2S wird derzeit nur für M4-Anwendungen unterstützt. |
110 | GPIO63 | GPIO63/FS1 | DIO | GPIO multiplexed mit I2S 1 | I2S wird derzeit nur für M4-Anwendungen unterstützt. |
111 | GPIO64 | GPIO64/RX1 | DIO | GPIO multiplexed mit I2S 1 | I2S wird derzeit nur für M4-Anwendungen unterstützt. |
112 | GPIO65 | GPIO65/ BCLK1 | DIO | GPIO multiplexed mit I2S 1 | I2S wird derzeit nur für M4-Anwendungen unterstützt. |
113 | GPIO66 | GPIO66/ SCLK3/TXD3 | DIO | GPIO multiplexed mit ISU 3-Funktionen | |
114 | GPIO67 | GPIO67/ MOSI3/RTS3/SCL3 | DIO | GPIO multiplexed mit ISU 3-Funktionen | |
115 | GPIO68 | GPIO68/ MISO3/RXD3/SDA3 | DIO | GPIO multiplexed mit ISU 3-Funktionen | |
116 | GPIO69 | GPIO69/CSA3/CTS3 | DIO | GPIO multiplexed mit ISU 3-Funktionen | |
117 | GPIO70 | GPIO70/CSB3 | DIO | GPIO multiplexed mit ISU 3-Funktionen | Derzeit wird nur GPIO unterstützt. |
118 | DVDD_3V3 | PI | 3,3 V Stromschiene | ||
119 | GPIO71 | GPIO71/ SCLK4/TXD4 | DIO | GPIO multiplexed mit ISU 4-Funktionen | |
120 | GPIO72 | GPIO72/ MOSI4/RTS4/SCL4 | DIO | GPIO multiplexed mit ISU 4-Funktionen | |
121 | DVDD_1V15 | PI | 1,15 V Netzschiene | ||
122 | GPIO73 | GPIO73/ MISO4/RXD4/SDA4 | DIO | GPIO multiplexed mit ISU 4-Funktionen | |
123 | GPIO74 | GPIO74/CSA4/CTS4 | DIO | GPIO multiplexed mit ISU 4-Funktionen | |
124 | GPIO75 | GPIO75/CSB4 | DIO | GPIO multiplexed mit ISU 4-Funktionen | |
125 | SYSRST_N | DI | Systemzurücksetzung, aktiv niedrig | ||
126 | DVDD_1V15 | PI | 1,15 V Netzschiene | ||
127 | SERVICE_TXD | TUN | Azure Sphere-Dienstport | Nicht für die Verwendung von Kundenanwendungen verfügbar | |
128 | SERVICE_RTS | TUN | Azure Sphere-Dienstport | Nicht für die Verwendung von Kundenanwendungen verfügbar | |
129 | SERVICE_RXD | DI | Azure Sphere-Dienstport | Nicht für die Verwendung von Kundenanwendungen verfügbar | |
130 | SERVICE_CTS | DI | Azure Sphere-Dienstport | Nicht für die Verwendung von Kundenanwendungen verfügbar | |
131 | RESERVIERT | ||||
132 | DVDD_1V15 | PI | 1,15 V Netzschiene | ||
133 | DVDD_3V3 | PI | 3,3 V Stromschiene | ||
134 | RECOVERY_RXD | DI | Azure Sphere-Wiederherstellungsport | Nicht für die Verwendung von Kundenanwendungen verfügbar | |
135 | RECOVERY_TXD | TUN | Azure Sphere-Wiederherstellungsport | Nicht für die Verwendung von Kundenanwendungen verfügbar | |
136 | RECOVERY_RTS | TUN | Azure Sphere-Wiederherstellungsport | Nicht für die Verwendung von Kundenanwendungen verfügbar | |
137 | RECOVERY_CTS | DI | Azure Sphere-Wiederherstellungsport | Nicht für die Verwendung von Kundenanwendungen verfügbar | |
138 | IO0_GPIO85 | IO0_GPIO85/IO0_RXD | DI | Dediziertes GPIO-Multiplex mit UART für E/A M4 0 | |
139 | IO0_GPIO86 | IO0_GPIO86/IO0_TXD | TUN | Dediziertes GPIO-Multiplex mit UART für E/A M4 0 | |
140 | IO0_GPIO87 | IO0_GPIO87/IO0_RTS | TUN | Dediziertes GPIO-Multiplex mit UART für E/A M4 0 | |
141 | IO0_GPIO88 | IO0_GPIO88/IO0_CTS | DI | Dediziertes GPIO-Multiplex mit UART für E/A M4 0 | |
142 | IO1_GPIO89 | IO1_GPIO89/IO1_RXD | DI | Dediziertes GPIO-Multiplex mit UART für E/A M4 1 | |
143 | IO1_GPIO90 | IO1_GPIO90/IO1_TXD | TUN | Dediziertes GPIO-Multiplex mit UART für E/A M4 1 | |
144 | DVDD_3V3 | PI | 3,3 V Stromschiene | ||
145 | IO1_GPIO91 | IO1_GPIO91/IO1_RTS | TUN | Dediziertes GPIO-Multiplex mit UART für E/A M4 1 | |
146 | IO1_GPIO92 | IO1_GPIO92/IO1_CTS | DI | Dediziertes GPIO-Multiplex mit UART für E/A M4 1 | |
147 | RESERVIERT | ||||
148 | TEST | DI | Muss für den normalen Betrieb niedrig gezogen werden | ||
149 | WF_G_RF_AUXIN | RF | 2,4 GHz Wi-Fi Empfangen des Diversity-Ports | ||
150 | NC | ||||
151 | AVDD_3V3_WF_G_PA | PI | 3,3 V Netzschiene für 2,4 GHz Wi-Fi Leistungsverstärker | ||
152 | NC | ||||
153 | WF_G_RF_ION | RF | 2,4 GHz Wi-Fi Antennenanschluss (differenziell) | ||
154 | WF_G_RF_ION | RF | 2,4 GHz Wi-Fi Antennenanschluss (differenziell) | ||
155 | WF_G_RF_IOP | RF | 2,4 GHz Wi-Fi Antennenanschluss (differenziell) | ||
156 | WF_G_RF_IOP | RF | 2,4 GHz Wi-Fi Antennenanschluss (differenziell) | ||
157 | NC | ||||
158 | AVDD_3V3_WF_G_TX | PI | 3,3 V Netzschiene für 2,4 GHz Wi-Fi Stromübertragung | ||
159 | WF_A_RF_AUXIN | RF | 5 GHz Wi-Fi Diversity-Port empfangen | ||
160 | AVDD_3V3_WF_A_TX | PI | 3,3 V Netzschiene für 5 GHz Wi-Fi Stromübertragung | ||
161 | NC | ||||
162 | WF_A_RFIO | RF | 5 GHz Wi-Fi Antennenanschluss (unausgeglichen) | ||
163 | WF_A_RFIO | RF | 5 GHz Wi-Fi Antennenanschluss (unausgeglichen) | ||
164 | GND | P | Boden | ||
165 | EPAD | P | Boden |