Share via


DML_ELEMENT_WISE_LOGICAL_AND_OPERATOR_DESC-Struktur (directml.h)

Führt für jedes Paar der entsprechenden Elemente der Eingabe tensors ein logisches AND aus, und platziert das Ergebnis (1 für true, 0 für false) im entsprechenden Element von OutputTensor.

f(a, b) = (a && b)

Dieser Operator unterstützt die direkte Ausführung, was bedeutet, dass OutputTensor während der Bindung einen der Eingabe tensors aliasen darf.

Syntax

struct DML_ELEMENT_WISE_LOGICAL_AND_OPERATOR_DESC {
  const DML_TENSOR_DESC *ATensor;
  const DML_TENSOR_DESC *BTensor;
  const DML_TENSOR_DESC *OutputTensor;
};

Member

ATensor

Typ: const DML_TENSOR_DESC*

Ein Tensor, der die linksseitigen Eingaben enthält.

BTensor

Typ: const DML_TENSOR_DESC*

Ein Tensor, der die rechten Seiteneingaben enthält.

OutputTensor

Typ: const DML_TENSOR_DESC*

Der Ausgabe tensor, in den die Ergebnisse geschrieben werden sollen.

Verfügbarkeit

Dieser Operator wurde in DML_FEATURE_LEVEL_1_0eingeführt.

Tensoreinschränkungen

ATensor, BTensor und OutputTensor müssen die gleichen DataType, DimensionCount und Sizes aufweisen.

Tensorunterstützung

DML_FEATURE_LEVEL_3_0 und höher

Tensor Variante Unterstützte Dimensionsanzahl Unterstützte Datentypen
ATensor Eingabe 1 bis 8 UINT32, UINT8
BTensor Eingabe 1 bis 8 UINT32, UINT8
OutputTensor Ausgabe 1 bis 8 UINT32, UINT8

DML_FEATURE_LEVEL_2_0 und höher

Tensor Variante Unterstützte Dimensionsanzahl Unterstützte Datentypen
ATensor Eingabe 4 UINT32, UINT8
BTensor Eingabe 4 UINT32, UINT8
OutputTensor Ausgabe 4 UINT32, UINT8

DML_FEATURE_LEVEL_1_0 und höher

Tensor Variante Unterstützte Dimensionsanzahl Unterstützte Datentypen
ATensor Eingabe 4 UINT32
BTensor Eingabe 4 UINT32
OutputTensor Ausgabe 4 UINT32

Anforderungen

Anforderung Wert
Header directml.h