Estado de compatibilidad de MT3620
Importante
Esta es la documentación de Azure Sphere (heredado). Azure Sphere (heredado) se retira el 27 de septiembre de 2027 y los usuarios deben migrar a Azure Sphere (integrado) en este momento. Use el selector de versiones situado encima de la TOC para ver la documentación de Azure Sphere (integrado).
En este documento se describe el estado actual de la compatibilidad de Azure Sphere con MediaTek MT3620. También puede consultar la página web mt3620 Product Brief, que está disponible para su descarga en la página web de MediaTek MT3620. Además, MediaTek genera la Guía de usuario de hardware mt3620, que es una guía detallada para integrar el MCU MT3620 en su propio hardware.
Importante
En el contexto de este documento, no se admite actualmente significa que el uso de la característica por parte del cliente está restringido actualmente y es probable que en el futuro no exista esta restricción. Por el contrario, no accesible significa que los clientes no pueden usar la característica, y es improbable que esta restricción cambie.
Si tiene solicitudes de características o comentarios, agradecemos sus comentarios en el foro de la comunidad de Azure Sphere.
Diagrama de bloques mt3620
El diagrama de bloques muestra la compatibilidad proporcionada para cada componente MT3620. Las secciones siguientes al diagrama proporcionan detalles adicionales sobre estos componentes.
Periféricos de E/S
El diseño MT3620 incluye un total de 76 pines de E/S programables. Como se muestra en las dos tablas siguientes, la mayoría de las patillas se multiplexan entre E/S de uso general (GPIO) y otras funciones. Además de los pines GPIO enumerados, GPIO12-23 están disponibles en los pines MT3620 27-38 respectivamente.
Al hacer referencia a la tabla siguiente, los pines marcados como "UNUSED" no se usan en el periférico ISU asociado y se pueden configurar para su uso como patillas GPIO.
Nota:
Una vez que se ha asignado un periférico ISU a un núcleo, todas las 5 patillas ISU, incluidas las patillas sin usar, están restringidas a usarse en ese núcleo.
GPIO, PWM, contadores
Algunos de los pines se multiplexan entre GPIO, modulación del ancho de pulso (PWM) y contadores de hardware.
Las funciones gpIO admitidas actualmente son la configuración de la entrada de lectura y alta/baja de salida. También se admiten los modos de conducción abiertos/código abierto de conducción y el control de la resistencia de la unidad. Las interrupciones externas se admiten en el núcleo M4, pero no en el núcleo A7.
MT3620 tiene 12 canales de PWM, de PWM0 a PWM11. Se organizan en tres grupos de cuatro canales. Cada grupo está asociado a un controlador de PWM (PWM-CONTROLLER-0, PWM-CONTROLLER-1, PWM-CONTROLLER-2). Los canales de PWM y los pins de GPIO de GPIO0 a GPIO11 se asignan a los mismos pines en la placa MT3620. Si la aplicación usa un controlador PWM, todas las patillas asociadas a ese controlador se asignan para su uso como salidas PWM y ninguna de ellas se puede usar para GPIO.
El hardware PWM se puede configurar para usar una de las tres frecuencias de reloj fijas: 32 KHz, 2 MHz (XTAL/13) o 26 MHz (XTAL). En los núcleos en tiempo real (RT), una aplicación en tiempo real (RTApp) puede seleccionar el reloj que se usará como base. En el núcleo de alto nivel (A7), el controlador de Linux siempre usará el reloj de 2 MHz. Esto da como resultado limitaciones de ciclo de trabajo y período en aplicaciones de alto nivel, como se explica en Uso de PWM en aplicaciones de alto nivel.
Bloques de interfaz serie (ISU)
El diseño de MT3620 incluye cinco bloques de interfaz serie, cada uno de los cuales contiene cinco pines. (Estos bloques también se denominan ISU, debido a los elementos "I2C, SPI, UART"). Estos bloques de interfaz serie pueden multiplexar GPIO, receptores-transmisores asincrónicos universales (UART), circuitos inter-integrados (I2C) y la interfaz periférica serie (SPI).
UART admite 1200, 2400, 4800, 9600, 19200, 38400, 57600, 115200, 230400, 460800, 500000, 576000, 921600, 1000000, 1152000, 1500000 y 2000000 baudios. Hay un búfer de recepción con hardware de 32 bytes. Se admite la siguiente configuración de UART, con 8N1 (8 bits de datos, sin paridad y 1 bit de parada) como el valor predeterminado:
- Bit de datos: 5, 6, 7 y 8.
- Bit de detención: 1 y 2.
- Paridad: impar, par y ninguna.
- Modo de control de flujo: RTS/CTS, XON/XOFF y ningún control de flujo.
Se admiten transacciones de SPI hasta 40 MHz. Puede conectar hasta dos dispositivos SPI subordinados a cada ISU. Cuando se usa un puerto ISU como interfaz maestra SPI, no se puede usar el mismo puerto que la interfaz I2C o UART. No se admiten operaciones SPI de lectura y escritura bidireccionales (dúplex completo) en una sola transacción del bus. Se admite la siguiente configuración de SPI:
- Modo de comunicación (polaridad del reloj, fase de reloj): modo SPI 0 (CPOL = 0, CPHA = 0), modo SPI 1 (CPOL = 0, CPHA = 1), modo SPI 2 (CPOL = 1, CPHA = 0) y modo SPI 3 (CPOL = 1, CPHA = 1).
- Orden de bits: se envía primero el menos significativo y se envía primero el más significativo.
- Polaridad de la señal de Chip Select: activa alta, activa baja. La configuración predeterminada es activa baja.
Se admiten direcciones de dispositivos subordinados de 7 bits para I2C. No se admiten direcciones subordinadas I2C de 8 o 10 bits. Cuando se usa un puerto ISU como interfaz maestra I2C, no se puede usar el mismo puerto que la interfaz SPI o UART. No se admiten lecturas I2C de 0 bytes. Se admite la siguiente configuración de I2C:
- Velocidades de bus de 100 kHz, 400 KHz y 1 MHz.
- Tiempo de espera personalizado para las operaciones.
I2S
Dos bloques de cinco pines se multiplexan entre GPIO y I2S. I2S se admite actualmente solo para aplicaciones M4.
ADC
El dispositivo MT3620 contiene un ADC de 12 bits con 8 canales de entrada. Un bloque de ocho pines se multiplexa entre GPIO y el ADC. Los canales de entrada del ADC y los pines del GPIO GPIO41 a GPIO48 se asignan a los mismos pines del dispositivo MT3260. Sin embargo, si la aplicación usa el ADC, se asignan todos los 8 pines para su uso como entradas de ADC y ninguno de ellos se puede usar para GPIO.
Subsistemas ARM Cortex-M4F
MT3620 incluye dos subsistemas ARM Cortex-M4F de uso general, cada uno de los cuales tiene un bloque GPIO/UART dedicado.
La placa MT3620 admite una frecuencia de reloj predeterminada de 26 MHz. Sin embargo, se puede establecer el valor del Registro HCLK_CK_CTRL de cada núcleo M4 para configurarlo de forma independiente para que se ejecute con cualquier frecuencia de reloj entre 1 MHz y 200 MHz. El código siguiente muestra una manera de establecer la velocidad del reloj en 200 MHz:
volatile unsigned int *hclk_ck_ctrl = (unsigned int *)0x2101000c;
*hclk_ck_ctrl = 0x00040200;
Nota:
Para obtener más información sobre cómo programar los núcleos M4 en MT3620, consulte la documentación de MT3620 publicada por MediaTek. Si la ficha técnica no contiene toda la información que necesita, envíe un correo electrónico a Avnet (Azure.Sphere@avnet.com
) para solicitar la ficha técnica completa.
Los subsistemas ARM Cortex-M4F se pueden programar para admitir interrupciones externas. Consulte Uso de interrupciones externas en aplicaciones compatibles en tiempo real para obtener más información.
Subsistema del procesador de aplicaciones
El subsistema de ARM Cortex-A7 ejecuta una aplicación de cliente junto con el kernel, servicios y bibliotecas basados en Linux proporcionados por Microsoft.
El servicio UART está dedicado a la funcionalidad del sistema para el subsistema A7. No está disponible para que lo use la aplicación de cliente.
Las aplicaciones de cliente no pueden usar el bloque de fusibles electrónicos de programación única para almacenar información específica del dispositivo.
Subsistema de Wi-Fi
El subsistema de Wi-Fi actualmente cumple con la normativa IEEE 802.11 b/g/n a 2,4 GHz y 5 GHz.
Actualmente, Azure Sphere solo admite la autenticación WPA2, EAP-TLS y abierta (sin contraseña).
Consulte Herramientas de prueba de radiofrecuencia para más información sobre las pruebas y la calibración de la radiofrecuencia.
Control de energía
El MT3620 incluye características de Power Down y Power Profile para controlar el consumo de energía. Consulte Consideraciones de apagado y Consideraciones de Power Profile para obtener más información.
Relojes y fuentes de alimentación
Actualmente, el cristal principal puede ser solo de 26 MHz. Las frecuencias de cristal distintas de 26 MHz no se admiten actualmente en el software.
Detección de caídas de voltaje
La detección de caídas de voltaje no se admite actualmente.
Temporizadores guardianes de hardware
El MTK3620 incluye varios temporizadores guardián:
- Un temporizador guardián dedicado para su uso por el dominio de seguridad de Plutón. Este temporizador guardián no está disponible para su uso por parte de las aplicaciones.
- Un temporizador guardián disponible para el procesador de aplicaciones. El sistema operativo Azure Sphere usa este temporizador guardián para los servicios del sistema. Este temporizador guardián no está disponible para las aplicaciones.
- Un temporizador guardián para cada uno de los núcleos en tiempo real. Estos temporizadores guardián están disponibles para las aplicaciones en tiempo real.
Consulte Uso de un temporizador de guardián en una RTApp para obtener más información.
SWD, SWO
La depuración de cable serie (SWD, pines 98-99) es compatible solo para las aplicaciones M4. Actualmente no se admite la salida de conexión serie (SWO, patilla 100). La depuración de una aplicación A7 es compatible con un mecanismo basado en GDB proporcionado por Microsoft.
Memoria RAM y flash
MT3620 incluye aproximadamente 5 MB de RAM en la placa, incluidos 256 KiB en cada subsistema de E/S y 4 MB en el subsistema de aplicación A7.
Puede pedir MT3620 con 16 MB de memoria flash SPI.
Para más información acerca de la memoria RAM y flash disponible para las aplicaciones, consulte Memoria disponible para las aplicaciones.
Compatibilidad con la prueba de producción
Todavía no están disponibles la documentación y las utilidades para admitir la integración de aplicaciones de prueba de fabricación personalizadas con los procesos de fábrica.
Diagrama de asignación de pines
N.° de pin | Nombre del pin | Funciones principales | Tipo | Descripción | Comentarios |
---|---|---|---|---|---|
1 | GND | P | Tierra | ||
2 | AVDD_3V3_WF_A_PA | PI | Línea de alimentación de 3,3 V para amplificador de potencia de Wi-Fi de 5 GHz | ||
3 | AVDD_3V3_WF_A_PA | PI | Línea de alimentación de 3,3 V para amplificador de potencia de Wi-Fi de 5 GHz | ||
4 | NC | ||||
5 | NC | ||||
6 | AVDD_1V6_WF_TRX | PI | Línea de alimentación de 1,6 V para transmisión y recepción de Wi-Fi | ||
7 | AVDD_1V6_WF_AFE | PI | Línea de alimentación de 1,6 V para front-end analógico de Wi-Fi | ||
8 | NC | ||||
9 | AVDD_1V6_XO | PI | Línea de alimentación de 1,6 V para el oscilador de cristal principal | ||
10 | MAIN_XIN | INTELIGENCIA ARTIFICIAL | Entrada del oscilador de cristal principal | ||
11 | WF_ANTSEL0 | DO | Antena Wi-Fi seleccionada para el conmutador DPDT externo | ||
12 | WF_ANTSEL1 | DO | Antena Wi-Fi seleccionada para el conmutador DPDT externo | ||
13 | GPIO0 | GPIO0/PWM0 | DIO | GPIO multiplexado compatible con interrupciones con salida PWM | |
14 | GPIO1 | GPIO1/PWM1 | DIO | GPIO multiplexado compatible con interrupciones con salida PWM | |
15 | GPIO2 | GPIO2/PWM2 | DIO | GPIO multiplexado compatible con interrupciones con salida PWM | |
16 | GPIO3 | GPIO3/PWM3 | DIO | GPIO multiplexado compatible con interrupciones con salida PWM | |
17 | GPIO4 | GPIO4/PWM4 | DIO | GPIO multiplexado compatible con interrupciones con salida PWM | |
18 | GPIO5 | GPIO5/PWM5 | DIO | GPIO multiplexado compatible con interrupciones con salida PWM | |
19 | GPIO6 | GPIO6/PWM6 | DIO | GPIO multiplexado compatible con interrupciones con salida PWM | |
20 | GPIO7 | GPIO7/PWM7 | DIO | GPIO multiplexado compatible con interrupciones con salida PWM | |
21 | GPIO8 | GPIO8/PWM8 | DIO | GPIO multiplexado compatible con interrupciones con salida PWM | |
22 | GPIO9 | GPIO9/PWM9 | DIO | GPIO multiplexado compatible con interrupciones con salida PWM | |
23 | DVDD_1V15 | PI | Línea de alimentación de 1,15 V | ||
24 | DVDD_3V3 | PI | Línea de alimentación de 3,3 V | ||
25 | GPIO10 | GPIO10/PWM10 | DIO | GPIO multiplexado compatible con interrupciones con salida PWM | |
26 | GPIO11 | GPIO11/PWM11 | DIO | GPIO multiplexado compatible con interrupciones con salida PWM | |
27 | GPIO12 | DIO | GPIO compatible con interrupciones | Las interrupciones no se admiten actualmente | |
28 | GPIO13 | DIO | GPIO compatible con interrupciones | Las interrupciones no se admiten actualmente | |
29 | GPIO14 | DIO | GPIO compatible con interrupciones | Las interrupciones no se admiten actualmente | |
30 | GPIO15 | DIO | GPIO compatible con interrupciones | Las interrupciones no se admiten actualmente | |
31 | GPIO16 | DIO | GPIO compatible con interrupciones | Las interrupciones no se admiten actualmente | |
32 | GPIO17 | DIO | GPIO compatible con interrupciones | Las interrupciones no se admiten actualmente | |
33 | GPIO18 | DIO | GPIO compatible con interrupciones | Las interrupciones no se admiten actualmente | |
34 | GPIO19 | DIO | GPIO compatible con interrupciones | Las interrupciones no se admiten actualmente | |
35 | GPIO20 | DIO | GPIO compatible con interrupciones | Las interrupciones no se admiten actualmente | |
36 | GPIO21 | DIO | GPIO compatible con interrupciones | Las interrupciones no se admiten actualmente | |
37 | GPIO22 | DIO | GPIO compatible con interrupciones | Las interrupciones no se admiten actualmente | |
38 | GPIO23 | DIO | GPIO compatible con interrupciones | Las interrupciones no se admiten actualmente | |
39 | GPIO26 | GPIO26/SCLK0/TXD0 | DIO | GPIO multiplexado con funciones ISU 0 | |
40 | GPIO27 | GPIO27 / MOSI0/RTS0/SCL0 | DIO | GPIO multiplexado con funciones ISU 0 | |
41 | GND | P | Tierra | ||
42 | GPIO28 | GPIO28/MISO0/RXD0/SDA0 | DIO | GPIO multiplexado con funciones ISU 0 | |
43 | GPIO29 | GPIO29/CSA0/CTS0 | DIO | GPIO multiplexado con funciones ISU 0 | |
44 | DVDD_1V15 | PI | Línea de alimentación de 1,15 V | ||
45 | GPIO30 | GPIO30/CSB0 | DIO | GPIO multiplexado con funciones ISU 0 | |
46 | GPIO31 | GPIO31/SCLK1/TXD1 | DIO | GPIO multiplexado con funciones ISU 1 | |
47 | GPIO32 | GPIO32/MOSI1/RTS1/SCL1 | DIO | GPIO multiplexado con funciones ISU 1 | |
48 | GPIO33 | GPIO33/MISO1/RXD1/SDA1 | DIO | GPIO multiplexado con funciones ISU 1 | |
49 | GPIO34 | GPIO34/CSA1/CTS1 | DIO | GPIO multiplexado con funciones ISU 1 | |
50 | GPIO35 | GPIO35/CSB1 | DIO | GPIO multiplexado con funciones ISU 1 | |
51 | GPIO36 | GPIO36/SCLK2/TXD2 | DIO | GPIO multiplexado con funciones ISU 2 | |
52 | GPIO37 | GPIO37/MOSI2/RTS2/SCL2 | DIO | GPIO multiplexado con funciones ISU 2 | |
53 | GPIO38 | GPIO38/MISO2/RXD2/SDA2 | DIO | GPIO multiplexado con funciones ISU 2 | |
54 | GPIO39 | GPIO39/CSA2/CTS2 | DIO | GPIO multiplexado con funciones ISU 2 | |
55 | GPIO40 | GPIO40/CSB2 | DIO | GPIO multiplexado con funciones ISU 2 | |
56 | DVDD_3V3 | PI | Línea de alimentación de 3,3 V | ||
57 | DVDD_1V15 | PI | Línea de alimentación de 1,15 V | ||
58 | GPIO41 | GPIO41/ADC0 | DIO | GPIO multiplexado con entrada de ADC | |
59 | GPIO42 | GPIO42/ADC1 | DIO | GPIO multiplexado con entrada de ADC | |
60 | GPIO43 | GPIO43/ADC2 | DIO | GPIO multiplexado con entrada de ADC | |
61 | GPIO44 | GPIO44/ADC3 | DIO | GPIO multiplexado con entrada de ADC | |
62 | GPIO45 | GPIO45/ADC4 | DIO | GPIO multiplexado con entrada de ADC | |
63 | GPIO46 | GPIO46/ADC5 | DIO | GPIO multiplexado con entrada de ADC | |
64 | GPIO47 | GPIO47/ADC6 | DIO | GPIO multiplexado con entrada de ADC | |
65 | GPIO48 | GPIO48/ADC7 | DIO | GPIO multiplexado con entrada de ADC | |
66 | AVDD_2V5_ADC | PI | Línea de alimentación de 2,5 V para ADC | ||
67 | VREF_ADC | INTELIGENCIA ARTIFICIAL | Voltaje de referencia para ADC | ||
68 | AVSS_2V5_ADC | P | Tierra para ADC | ||
69 | EXT_PMU_EN | DO | Fuente de alimentación externa para habilitar salidas | ||
70 | WAKEUP | DI | Activación externa desde el modo de suspensión más profundo | No se admite actualmente. | |
71 | AVDD_3V3_RTC | PI | Línea de alimentación de 3,3 V para el reloj en tiempo real | ||
72 | RTC_XIN | INTELIGENCIA ARTIFICIAL | Entrada del oscilador de cristal del reloj en tiempo real | ||
73 | RTC_XOUT | AO | Salida del oscilador de cristal del reloj en tiempo real | ||
74 | AVDD_3V3_XPPLL | PI | Línea de alimentación de 3,3 V para bucles de enganche de fase internos | ||
75 | I2S_MCLK0_ALT | AO | Alternativa analógica para MCLK0 | I2S se admite actualmente solo para aplicaciones M4. | |
76 | I2S_MCLK1_ALT | AO | Alternativa analógica para MCLK1 | I2S se admite actualmente solo para aplicaciones M4. | |
77 | DVDD_1V15 | PI | Línea de alimentación de 1,15 V | ||
78 | DVDD_1V15 | PI | Línea de alimentación de 1,15 V | ||
79 | VOUT_2V5 | PO | Salida de LDO interno de 2,5 V | ||
80 | AVDD_3V3 | PI | Línea de alimentación de 3,3 V | ||
81 | PMU_EN | DI | Invalidación interna de PMU | ||
82 | RESERVED | ||||
83 | GND | P | Tierra | ||
84 | SENSE_1V15 | INTELIGENCIA ARTIFICIAL | Detección de entrada para estabilizar la fuente de alimentación de 1,15 V | ||
85 | VOUT_1V15 | PO | Salida de LDO interno de 1,15 V | ||
86 | AVDD_1V6_CLDO | PI | Línea de alimentación de 1,6 V para el LDO principal interno de 1,15 V | ||
87 | PMU_CAP | A | Se conecta un condensador entre este pin y la AVDD_3V3_BUCK para mantener la estabilidad de PMU | ||
88 | AVDD_3V3_BUCK | PI | Línea de alimentación de 3,3 V para el convertidor Buck CC-CC de 1,6 V | ||
89 | AVDD_3V3_BUCK | PI | Línea de alimentación de 3,3 V para el convertidor Buck CC-CC de 1,6 V | ||
90 | VOUT_1V6 | PO | Salida del convertidor Buck interno de 1,6 V | ||
91 | VOUT_1V6 | PO | Salida del convertidor Buck interno de 1,6 V | ||
92 | AVSS_3V3_BUCK | P | Tierra para el convertidor Buck interno de 1,6 V | ||
93 | AVSS_3V3_BUCK | P | Tierra para el convertidor Buck interno de 1,6 V | ||
94 | DEBUG_RXD | DI | Reservado para la depuración de Azure Sphere | ||
95 | DEBUG_TXD | DO | Reservado para la depuración de Azure Sphere | ||
96 | DEBUG_RTS | DO | Reservado para la depuración de Azure Sphere | ||
97 | DEBUG_CTS | DI | Reservado para la depuración de Azure Sphere | ||
98 | SWD_DIO | DIO | SWD de ARM para depurar Cortex-M4F | ||
99 | SWD_CLK | DI | SWD de ARM para depurar Cortex-M4F | ||
100 | SWO | DO | SWO de ARM para depurar Cortex-M4F | No se admite actualmente. | |
101 | GPIO56 | GPIO56/TX0 | DIO | GPIO multiplexado con I2S 0 | I2S se admite actualmente solo para aplicaciones M4. |
102 | GPIO57 | GPIO57/MCLK0 | DIO | GPIO multiplexado con I2S 0 | I2S se admite actualmente solo para aplicaciones M4. |
103 | GPIO58 | GPIO58/FS0 | DIO | GPIO multiplexado con I2S 0 | I2S se admite actualmente solo para aplicaciones M4. |
104 | GPIO59 | GPIO59/RX0 | DIO | GPIO multiplexado con I2S 0 | I2S se admite actualmente solo para aplicaciones M4. |
105 | GPIO60 | GPIO60/BCLK0 | DIO | GPIO multiplexado con I2S 0 | I2S se admite actualmente solo para aplicaciones M4. |
106 | DVDD_1V15 | PI | Línea de alimentación de 1,15 V | ||
107 | DVDD_3V3 | PI | Línea de alimentación de 3,3 V | ||
108 | GPIO61 | GPIO61/TX1 | DIO | GPIO multiplexado con I2S 1 | I2S se admite actualmente solo para aplicaciones M4. |
109 | GPIO62 | GPIO62/ MCLK1 | DIO | GPIO multiplexado con I2S 1 | I2S se admite actualmente solo para aplicaciones M4. |
110 | GPIO63 | GPIO63/FS1 | DIO | GPIO multiplexado con I2S 1 | I2S se admite actualmente solo para aplicaciones M4. |
111 | GPIO64 | GPIO64/RX1 | DIO | GPIO multiplexado con I2S 1 | I2S se admite actualmente solo para aplicaciones M4. |
112 | GPIO65 | GPIO65/BCLK1 | DIO | GPIO multiplexado con I2S 1 | I2S se admite actualmente solo para aplicaciones M4. |
113 | GPIO66 | GPIO66/SCLK3/TXD3 | DIO | GPIO multiplexado con funciones ISU 3 | |
114 | GPIO67 | GPIO67/MOSI3/RTS3/SCL3 | DIO | GPIO multiplexado con funciones ISU 3 | |
115 | GPIO68 | GPIO68/MISO3/RXD3/SDA3 | DIO | GPIO multiplexado con funciones ISU 3 | |
116 | GPIO69 | GPIO69/CSA3/CTS3 | DIO | GPIO multiplexado con funciones ISU 3 | |
117 | GPIO70 | GPIO70/CSB3 | DIO | GPIO multiplexado con funciones ISU 3 | Actualmente solo admite GPIO |
118 | DVDD_3V3 | PI | Línea de alimentación de 3,3 V | ||
119 | GPIO71 | GPIO71/SCLK4/TXD4 | DIO | GPIO multiplexado con funciones ISU 4 | |
120 | GPIO72 | GPIO72/MOSI4/RTS4/SCL4 | DIO | GPIO multiplexado con funciones ISU 4 | |
121 | DVDD_1V15 | PI | Línea de alimentación de 1,15 V | ||
122 | GPIO73 | GPIO73/MISO4/RXD4/SDA4 | DIO | GPIO multiplexado con funciones ISU 4 | |
123 | GPIO74 | GPIO74/CSA4/CTS4 | DIO | GPIO multiplexado con funciones ISU 4 | |
124 | GPIO75 | GPIO75/CSB4 | DIO | GPIO multiplexado con funciones ISU 4 | |
125 | SYSRST_N | DI | Reinicio del sistema, a nivel bajo | ||
126 | DVDD_1V15 | PI | Línea de alimentación de 1,15 V | ||
127 | SERVICE_TXD | DO | Puerto de servicio de Azure Sphere | No disponible para que lo use la aplicación de cliente | |
128 | SERVICE_RTS | DO | Puerto de servicio de Azure Sphere | No disponible para que lo use la aplicación de cliente | |
129 | SERVICE_RXD | DI | Puerto de servicio de Azure Sphere | No disponible para que lo use la aplicación de cliente | |
130 | SERVICE_CTS | DI | Puerto de servicio de Azure Sphere | No disponible para que lo use la aplicación de cliente | |
131 | RESERVED | ||||
132 | DVDD_1V15 | PI | Línea de alimentación de 1,15 V | ||
133 | DVDD_3V3 | PI | Línea de alimentación de 3,3 V | ||
134 | RECOVERY_RXD | DI | Puerto de recuperación de Azure Sphere | No disponible para que lo use la aplicación de cliente | |
135 | RECOVERY_TXD | DO | Puerto de recuperación de Azure Sphere | No disponible para que lo use la aplicación de cliente | |
136 | RECOVERY_RTS | DO | Puerto de recuperación de Azure Sphere | No disponible para que lo use la aplicación de cliente | |
137 | RECOVERY_CTS | DI | Puerto de recuperación de Azure Sphere | No disponible para que lo use la aplicación de cliente | |
138 | IO0_GPIO85 | IO0_GPIO85/IO0_RXD | DI | GpIO dedicado multiplexado con UART para E/S M4 0 | |
139 | IO0_GPIO86 | IO0_GPIO86/IO0_TXD | DO | GpIO dedicado multiplexado con UART para E/S M4 0 | |
140 | IO0_GPIO87 | IO0_GPIO87/IO0_RTS | DO | GpIO dedicado multiplexado con UART para E/S M4 0 | |
141 | IO0_GPIO88 | IO0_GPIO88/IO0_RTS | DI | GpIO dedicado multiplexado con UART para E/S M4 0 | |
142 | IO1_GPIO89 | IO1_GPIO89/IO1_RXD | DI | GpIO dedicado multiplexado con UART para E/S M4 1 | |
143 | IO1_GPIO90 | IO1_GPIO90/IO1_TXD | DO | GpIO dedicado multiplexado con UART para E/S M4 1 | |
144 | DVDD_3V3 | PI | Línea de alimentación de 3,3 V | ||
145 | IO1_GPIO91 | IO1_GPIO91/IO1_RTS | DO | GpIO dedicado multiplexado con UART para E/S M4 1 | |
146 | IO1_GPIO92 | IO1_GPIO92/IO1_CTS | DI | GpIO dedicado multiplexado con UART para E/S M4 1 | |
147 | RESERVED | ||||
148 | PRUEBA | DI | Se debe conectar a un voltaje bajo para un funcionamiento normal | ||
149 | WF_G_RF_AUXIN | RF | Puerto de diversidad de recepción para Wi-Fi de 2,4 GHz | ||
150 | NC | ||||
151 | AVDD_3V3_WF_G_PA | PI | Línea de alimentación de 3,3 V para amplificador de potencia de Wi-Fi de 2,4 GHz | ||
152 | NC | ||||
153 | WF_G_RF_ION | RF | Puerto de antena Wi-Fi de 2,4 GHz (diferencial) | ||
154 | WF_G_RF_ION | RF | Puerto de antena Wi-Fi de 2,4 GHz (diferencial) | ||
155 | WF_G_RF_IOP | RF | Puerto de antena Wi-Fi de 2,4 GHz (diferencial) | ||
156 | WF_G_RF_IOP | RF | Puerto de antena Wi-Fi de 2,4 GHz (diferencial) | ||
157 | NC | ||||
158 | AVDD_3V3_WF_G_TX | PI | Línea de alimentación de 3,3 V para transmisor de potencia de Wi-Fi de 2,4 GHz | ||
159 | WF_A_RF_AUXIN | RF | Puerto de diversidad de recepción para Wi-Fi de 5 GHz | ||
160 | AVDD_3V3_WF_A_TX | PI | Línea de alimentación de 3,3 V para transmisor de potencia de Wi-Fi de 5 GHz | ||
161 | NC | ||||
162 | WF_A_RFIO | RF | Puerto de antena Wi-Fi de 5 GHz (asimétrica) | ||
163 | WF_A_RFIO | RF | Puerto de antena Wi-Fi de 5 GHz (asimétrica) | ||
164 | GND | P | Tierra | ||
165 | EPAD | P | Tierra |