Partager via


Pilotes de bus PCI

Vue d’ensemble de la technologie Pci.

La technologie Pci n’est associée à aucun en-tête.

Énumérations

 
NPEM_CONTROL_STANDARD_CONTROL_BIT

En savoir plus sur les alertes suivantes : NPEM_CONTROL_STANDARD_CONTROL_BIT

Fonctions

 
ENABLE_VIRTUALIZATION

La routine EnableVirtualization active ou désactive la virtualisation pour un appareil PCI Express (PCIe) qui prend en charge l’interface de virtualisation d’E/S racine unique (SR-IOV).
GET_VIRTUAL_DEVICE_DATA

La routine GetVirtualFunctionData lit les données de l’espace de configuration PCI Express (PCIe) d’une fonction virtuelle (VF) sur un appareil qui prend en charge la virtualisation d’E/S racine unique (SR-IOV).
GET_VIRTUAL_DEVICE_LOCATION

La routine GetLocation retourne l’emplacement de l’appareil d’une fonction virtuelle PCI Express (PCIe) sur un bus PCI. Un appareil qui prend en charge la virtualisation d’E/S racine unique (SR-IOV) peut exposer une ou plusieurs machines virtuelles sur le bus PCI.
GET_VIRTUAL_DEVICE_RESOURCES

La routine GetResources retourne les ressources requises par la fonction physique PCI Express (PCIe) pour permettre la virtualisation sur un appareil qui prend en charge l’interface d’E/S racine unique (SR-IOV).
GET_VIRTUAL_FUNCTION_PROBED_BARS

La routine GetVirtualFunctionProbedBars retourne les valeurs des registres d’adresses de base PCI Express (PCIe) d’un appareil qui prend en charge la virtualisation d’E/S racine unique (SR-IOV).
NPEM_CONTROL_ENABLE_DISABLE

En savoir plus sur les alertes suivantes : NPEM_CONTROL_ENABLE_DISABLE
NPEM_CONTROL_QUERY_STANDARD_CAPABILITIES

En savoir plus sur les alertes suivantes : NPEM_CONTROL_QUERY_STANDARD_CAPABILITIES
NPEM_CONTROL_SET_STANDARD_CONTROL

En savoir plus sur les alertes suivantes : NPEM_CONTROL_SET_STANDARD_CONTROL
SET_VIRTUAL_DEVICE_DATA

La routine SetVirtualFunctionData écrit des données dans l’espace de configuration PCI Express (PCIe) d’une fonction virtuelle (VF) sur un appareil qui prend en charge la virtualisation d’E/S racine unique (SR-IOV).

Structures

 
NPEM_CAPABILITY_STANDARD

En savoir plus sur les alertes suivantes : NPEM_CAPABILITY_STANDARD
NPEM_CONTROL_INTERFACE

En savoir plus sur les alertes suivantes : NPEM_CONTROL_INTERFACE
PCI_CAPABILITIES_HEADER

La structure _PCI_CAPABILITIES_HEADER (wdm.h) définit un en-tête présent dans chaque structure de capacité PCI.
PCI_DEVICE_PRESENT_INTERFACE

La structure PCI_DEVICE_PRESENT_INTERFACE est réservée à l’utilisation du système.
PCI_EXPRESS_AER_CAPABILITIES

La structure _PCI_EXPRESS_AER_CAPABILITIES (wdm.h) décrit une fonctionnalité d’erreur avancée pci Express (PCIe) et un registre de contrôle.
PCI_EXPRESS_AER_CAPABILITY

La structure _PCI_EXPRESS_AER_CAPABILITY (wdm.h) décrit une structure de capacité de création de rapports d’erreurs avancée PCI Express (PCIe).
PCI_EXPRESS_BRIDGE_AER_CAPABILITY

La structure _PCI_EXPRESS_BRIDGE_AER_CAPABILITY (wdm.h) définit les fonctionnalités avancées de création de rapports d’erreurs PCI Express (PCIe) pour un appareil pont PCIe.
PCI_EXPRESS_CAPABILITIES_REGISTER

La structure _PCI_EXPRESS_CAPABILITIES_REGISTER (ntddk.h) décrit un registre de fonctionnalités PCI Express (PCIe) d’une structure de capacité PCIe.
PCI_EXPRESS_CAPABILITY

La structure PCI_EXPRESS_CAPABILITY décrit une structure de capacité PCI Express (PCIe).
PCI_EXPRESS_CORRECTABLE_ERROR_MASK

La structure _PCI_EXPRESS_CORRECTABLE_ERROR_MASK (wdm.h) décrit un registre de masque d’erreurs correctable PCI Express (PCIe) utilisé dans le rapport d’erreurs avancé.
PCI_EXPRESS_CORRECTABLE_ERROR_STATUS

La structure _PCI_EXPRESS_CORRECTABLE_ERROR_STATUS (wdm.h) décrit un registre d’état d’erreur correctable PCI Express (PCIe) pour le rapport d’erreurs avancé.
PCI_EXPRESS_DESIGNATED_VENDOR_SPECIFIC_CAPABILITY

Représente la fonctionnalité étendue spécifique au fournisseur désignée définie par PCI-SIG.
PCI_EXPRESS_DESIGNATED_VENDOR_SPECIFIC_HEADER_1

Représente l’en-tête de capacité étendue spécifique au fournisseur désigné 1 défini par PCI-SIG.
PCI_EXPRESS_DESIGNATED_VENDOR_SPECIFIC_HEADER_2

Représente l’en-tête de capacité étendue spécifique au fournisseur désigné 2 défini par PCI-SIG.
PCI_EXPRESS_DEVICE_CAPABILITIES_REGISTER

La structure _PCI_EXPRESS_DEVICE_CAPABILITIES_REGISTER (ntddk.h) décrit un registre de fonctionnalités d’appareil PCI Express (PCIe) d’une structure de capacité PCIe.
PCI_EXPRESS_DEVICE_CONTROL_REGISTER

La structure _PCI_EXPRESS_DEVICE_CONTROL_REGISTER (ntddk.h) décrit un registre de contrôle d’appareil PCI Express (PCIe) d’une structure de capacité PCIe.
PCI_EXPRESS_DEVICE_STATUS_REGISTER

La structure _PCI_EXPRESS_DEVICE_STATUS_REGISTER (ntddk.h) décrit un registre d’état d’appareil PCI Express (PCIe) d’une structure de capacité PCIe.
PCI_EXPRESS_DPC_CAPABILITY

En savoir plus sur les alertes suivantes : PCI_EXPRESS_DPC_CAPABILITY
PCI_EXPRESS_DPC_CAPS_REGISTER

En savoir plus sur les alertes suivantes : PCI_EXPRESS_DPC_CAPS_REGISTER
PCI_EXPRESS_DPC_CONTROL_REGISTER

En savoir plus sur les alertes suivantes : PCI_EXPRESS_DPC_CONTROL_REGISTER
PCI_EXPRESS_DPC_ERROR_SOURCE_ID

La structure PCI_EXPRESS_DPC_ERROR_SOURCE_ID...
PCI_EXPRESS_DPC_RP_PIO_EXCEPTION_REGISTER

En savoir plus sur les alertes suivantes : PCI_EXPRESS_DPC_RP_PIO_EXCEPTION_REGISTER
PCI_EXPRESS_DPC_RP_PIO_HEADERLOG_REGISTER

En savoir plus sur les alertes suivantes : PCI_EXPRESS_DPC_RP_PIO_HEADERLOG_REGISTER
PCI_EXPRESS_DPC_RP_PIO_IMPSPECLOG_REGISTER

En savoir plus sur les alertes suivantes : PCI_EXPRESS_DPC_RP_PIO_IMPSPECLOG_REGISTER
PCI_EXPRESS_DPC_RP_PIO_MASK_REGISTER

En savoir plus sur les alertes suivantes : PCI_EXPRESS_DPC_RP_PIO_MASK_REGISTER
PCI_EXPRESS_DPC_RP_PIO_SEVERITY_REGISTER

En savoir plus sur les alertes suivantes : PCI_EXPRESS_DPC_RP_PIO_SEVERITY_REGISTER
PCI_EXPRESS_DPC_RP_PIO_STATUS_REGISTER

En savoir plus sur les alertes suivantes : PCI_EXPRESS_DPC_RP_PIO_STATUS_REGISTER
PCI_EXPRESS_DPC_RP_PIO_SYSERR_REGISTER

En savoir plus sur les alertes suivantes : PCI_EXPRESS_DPC_RP_PIO_SYSERR_REGISTER
PCI_EXPRESS_DPC_RP_PIO_TLPPREFIXLOG_REGISTER

En savoir plus sur les alertes suivantes : PCI_EXPRESS_DPC_RP_PIO_TLPPREFIXLOG_REGISTER
PCI_EXPRESS_DPC_STATUS_REGISTER

En savoir plus sur les alertes suivantes : PCI_EXPRESS_DPC_STATUS_REGISTER
PCI_EXPRESS_ENHANCED_CAPABILITY_HEADER

La structure _PCI_EXPRESS_ENHANCED_CAPABILITY_HEADER (wdm.h) décrit l’en-tête d’une structure de capacité étendue PCI Express (PCIe).
PCI_EXPRESS_ERROR_SOURCE_ID

La structure _PCI_EXPRESS_ERROR_SOURCE_ID (wdm.h) décrit les ID de la première erreur correctable et de la première erreur irrécupérable dans le registre d’état d’erreur.
PCI_EXPRESS_LANE_ERROR_STATUS

En savoir plus sur les alertes suivantes : PCI_EXPRESS_LANE_ERROR_STATUS
PCI_EXPRESS_LINK_CAPABILITIES_REGISTER

La structure _PCI_EXPRESS_LINK_CAPABILITIES_REGISTER (ntddk.h) décrit un registre de fonctionnalités de liaison PCI Express (PCIe) d’une structure de capacité PCIe.
PCI_EXPRESS_LINK_CONTROL_REGISTER

La structure _PCI_EXPRESS_LINK_CONTROL_REGISTER (ntddk.h) décrit un registre de contrôle de lien PCI Express (PCIe) d’une structure de capacité PCIe.
PCI_EXPRESS_LINK_CONTROL3

En savoir plus sur les alertes suivantes : PCI_EXPRESS_LINK_CONTROL3
PCI_EXPRESS_LINK_QUIESCENT_INTERFACE

La structure PCI_EXPRESS_LINK_QUIESCENT_INTERFACE est réservée à l’utilisation du système.
PCI_EXPRESS_LINK_STATUS_REGISTER

La structure _PCI_EXPRESS_LINK_STATUS_REGISTER (ntddk.h) décrit un registre d’état de lien PCI Express (PCIe) d’une structure de capacité PCIe.
PCI_EXPRESS_NPEM_CAPABILITY

En savoir plus sur les alertes suivantes : PCI_EXPRESS_NPEM_CAPABILITY
PCI_EXPRESS_NPEM_CAPABILITY_REGISTER

En savoir plus sur les alertes suivantes : PCI_EXPRESS_NPEM_CAPABILITY_REGISTER
PCI_EXPRESS_NPEM_CONTROL_REGISTER

En savoir plus sur les alertes suivantes : PCI_EXPRESS_NPEM_CONTROL_REGISTER
PCI_EXPRESS_NPEM_STATUS_REGISTER

En savoir plus sur les alertes suivantes : PCI_EXPRESS_NPEM_STATUS_REGISTER
PCI_EXPRESS_PME_REQUESTOR_ID

La structure _PCI_EXPRESS_PME_REQUESTOR_ID (ntddk.h) décrit l’identificateur du demandeur d’un événement de gestion de l’alimentation (PME).
PCI_EXPRESS_PTM_CAPABILITY

Réservé pour PCI_EXPRESS_PTM_CAPABILITY. N’utilisez pas.
PCI_EXPRESS_PTM_CAPABILITY_REGISTER

Réservé pour PCI_EXPRESS_PTM_CAPABILITY_REGISTER. N’utilisez pas.
PCI_EXPRESS_PTM_CONTROL_REGISTER

Réservé à PCI_EXPRESS_PTM_CONTROL_REGISTER. N’utilisez pas.
PCI_EXPRESS_ROOT_CAPABILITIES_REGISTER

La structure _PCI_EXPRESS_ROOT_CAPABILITIES_REGISTER (ntddk.h) décrit un registre de fonctionnalités racine PCI Express (PCIe) d’une structure de capacité PCIe.
PCI_EXPRESS_ROOT_CONTROL_REGISTER

La structure _PCI_EXPRESS_ROOT_CONTROL_REGISTER (ntddk.h) décrit un registre de contrôle racine PCI Express (PCIe) d’une structure de capacité PCIe.
PCI_EXPRESS_ROOT_ERROR_COMMAND

La structure _PCI_EXPRESS_ROOT_ERROR_COMMAND (wdm.h) décrit une commande d’erreur racine PCI Express (PCIe) inscrite pour le rapport d’erreurs avancé.
PCI_EXPRESS_ROOT_ERROR_STATUS

La structure _PCI_EXPRESS_ROOT_ERROR_STATUS (wdm.h) décrit un enregistrement d’état d’erreur racine PCI Express (PCIe) pour le rapport d’erreurs avancé.
PCI_EXPRESS_ROOT_PORT_INTERFACE

La structure PCI_EXPRESS_ROOT_PORT_INTERFACE est réservée à l’utilisation du système.
PCI_EXPRESS_ROOT_STATUS_REGISTER

La structure _PCI_EXPRESS_ROOT_STATUS_REGISTER (ntddk.h) décrit un registre d’état racine PCI Express (PCIe) d’une structure de capacité PCIe.
PCI_EXPRESS_ROOTPORT_AER_CAPABILITY

La structure _PCI_EXPRESS_ROOTPORT_AER_CAPABILITY (wdm.h) décrit une structure de capacité avancée de création de rapports d’erreurs PCI Express (PCIe).
PCI_EXPRESS_SEC_AER_CAPABILITIES

La structure _PCI_EXPRESS_SEC_AER_CAPABILITIES (wdm.h) décrit une fonctionnalité d’erreur secondaire PCI Express (PCIe) et un registre de contrôle.
PCI_EXPRESS_SEC_UNCORRECTABLE_ERROR_MASK

La structure _PCI_EXPRESS_SEC_UNCORRECTABLE_ERROR_MASK (wdm.h) décrit un registre de masque d’erreur non récupérable secondaire PCI Express (PCIe).
PCI_EXPRESS_SEC_UNCORRECTABLE_ERROR_SEVERITY

La structure _PCI_EXPRESS_SEC_UNCORRECTABLE_ERROR_SEVERITY (wdm.h) décrit un registre de gravité d’erreur non récupérable secondaire PCI Express (PCIe).
PCI_EXPRESS_SEC_UNCORRECTABLE_ERROR_STATUS

La structure _PCI_EXPRESS_SEC_UNCORRECTABLE_ERROR_STATUS (wdm.h) décrit un registre d’état d’erreur non récupérable secondaire PCI Express (PCIe).
PCI_EXPRESS_SECONDARY_CAPABILITY

En savoir plus sur les alertes suivantes : PCI_EXPRESS_SECONDARY_CAPABILITY
PCI_EXPRESS_SERIAL_NUMBER_CAPABILITY

La structure _PCI_EXPRESS_SERIAL_NUMBER_CAPABILITY (wdm.h) décrit un numéro de série pour un appareil PCI Express (PCIe).
PCI_EXPRESS_SLOT_CAPABILITIES_REGISTER

La structure _PCI_EXPRESS_SLOT_CAPABILITIES_REGISTER (ntddk.h) décrit un registre de fonctionnalités d’emplacement PCI Express (PCIe).
PCI_EXPRESS_SLOT_CONTROL_REGISTER

La structure _PCI_EXPRESS_SLOT_CONTROL_REGISTER (ntddk.h) décrit un registre de contrôle d’emplacement PCI Express (PCIe).
PCI_EXPRESS_SLOT_STATUS_REGISTER

La structure _PCI_EXPRESS_SLOT_STATUS_REGISTER (ntddk.h) décrit un registre d’état d’emplacement PCI Express (PCIe).
PCI_EXPRESS_UNCORRECTABLE_ERROR_MASK

La structure _PCI_EXPRESS_UNCORRECTABLE_ERROR_MASK (wdm.h) décrit un registre de masque d’erreur non récupérable PCI Express (PCIe).
PCI_EXPRESS_UNCORRECTABLE_ERROR_SEVERITY

La structure _PCI_EXPRESS_UNCORRECTABLE_ERROR_SEVERITY (wdm.h) décrit un registre de gravité d’erreur non récupérable PCI Express (PCIe).
PCI_EXPRESS_UNCORRECTABLE_ERROR_STATUS

La structure _PCI_EXPRESS_UNCORRECTABLE_ERROR_STATUS (wdm.h) décrit un registre d’état d’erreur non récupérable PCI Express (PCIe).
PCI_FPB_CAPABILITIES_REGISTER

Les fonctionnalités du pont du portail aplatissement (FPB) s’inscrivent. Consultez la section 7.y.2.
PCI_FPB_CAPABILITY

Fonctionnalités de pont du portail aplatissement (FPB) requises pour toute fonction de pont qui implémente le FPB. Consultez la section 7.y.
PCI_FPB_CAPABILITY_HEADER

En-tête Des fonctionnalités du pont du portail aplatissement (FPB). Consultez la section 7.y.1.
PCI_FPB_MEM_HIGH_VECTOR_CONTROL1_REGISTER

Registre FPB MEM High Vector Control 1. Consultez la section 7.y.6.
PCI_FPB_MEM_HIGH_VECTOR_CONTROL2_REGISTER

Registre FPB MEM High Vector Control 2. Consultez la section 7.y.7.
PCI_FPB_MEM_LOW_VECTOR_CONTROL_REGISTER

Registre de contrôle à faible vecteur MEM FPB. Consultez la section 7.y.5.
PCI_FPB_RID_VECTOR_CONTROL1_REGISTER

Registre du contrôle de vecteur RID FPB 1. Consultez la section 7.y.3.
PCI_FPB_RID_VECTOR_CONTROL2_REGISTER

Découvrez le registre FPB RID Vector Control 1. Consultez la section 7.y.3.
PCI_FPB_VECTOR_ACCESS_CONTROL_REGISTER

Registre du contrôle d’accès vectoriel FPB. Consultez la section 7.y.8.
PCI_FPB_VECTOR_ACCESS_DATA_REGISTER

Registre des données d’accès vectoriel FPB. Consultez la section 7.y.9.
PCI_PM_CAPABILITY

La structure _PCI_PM_CAPABILITY (wdm.h) contient des champs qui décrivent les fonctionnalités de gestion de l’alimentation de l’appareil.
PCI_PMC

La structure _PCI_PMC (wdm.h) décrit le contenu du registre des fonctionnalités de gestion de l’alimentation.
PCI_PMCSR

La structure _PCI_PMCSR (wdm.h) décrit le contenu du registre d’état du contrôle de gestion de l’alimentation de l’appareil.
PCI_PMCSR_BSE

La structure _PCI_PMCSR_BSE (wdm.h) décrit le contenu du registre d’état du contrôle de gestion de l’alimentation pour les extensions de prise en charge du pont PCI.
PCI_VENDOR_SPECIFIC_CAPABILITY

La structure PCI_VENDOR_SPECIFIC_CAPABILITY...
PCI_VIRTUALIZATION_INTERFACE

En savoir plus sur la structure PCI_VIRTUALIZATION_INTERFACE.
PCI_X_CAPABILITY

La structure PCI_X_CAPABILITY (wdm.h) signale le contenu des registres de commande et d’état d’un appareil conforme au PCI-X Addenda à la spécification PCI Local Bus.