PCI_EXPRESS_LINK_CONTROL_REGISTER union (ntddk.h)

Struktur PCI_EXPRESS_LINK_CONTROL_REGISTER menjelaskan daftar kontrol tautan PCI Express (PCIe) dari struktur kemampuan PCIe.

Sintaks

typedef union _PCI_EXPRESS_LINK_CONTROL_REGISTER {
  struct {
    USHORT ActiveStatePMControl  :2;
    USHORT Rsvd1  :1;
    USHORT ReadCompletionBoundary  :1;
    USHORT LinkDisable  :1;
    USHORT RetrainLink  :1;
    USHORT CommonClockConfig  :1;
    USHORT ExtendedSynch  :1;
    USHORT EnableClockPowerManagement  :1;
    USHORT Rsvd2  :7;
  };
  USHORT AsUSHORT;
} PCI_EXPRESS_LINK_CONTROL_REGISTER, *PPCI_EXPRESS_LINK_CONTROL_REGISTER;

Anggota

DUMMYSTRUCTNAME

DUMMYSTRUCTNAME.ActiveStatePMControl

Tingkat manajemen daya status aktif yang diaktifkan pada tautan PCIe. Potensi nilai:

Nilai Deskripsi
L0sAndL1EntryDisabled L0 dan L1 keduanya dinonaktifkan.
L0sEntryEnabled L0 diaktifkan.
L1EntryEnabled L1 diaktifkan.
L0sAndL1EntryEnabled L0 dan L1 keduanya diaktifkan.

DUMMYSTRUCTNAME.Rsvd1

Dicadangkan.

DUMMYSTRUCTNAME.ReadCompletionBoundary

Nilai batas penyelesaian baca (RCB) untuk port akar atau port akar upstream dari titik akhir. Jika bit jelas, RCB adalah 64 byte. Jika bit diatur, RCB adalah 128 byte. Anggota ini tidak berlaku untuk port switch.

DUMMYSTRUCTNAME.LinkDisable

Satu bit yang menunjukkan bahwa tautan dinonaktifkan. Anggota ini tidak berlaku untuk perangkat titik akhir, jembatan PCIe-to-PCI atau PCI-X, dan port sakelar upstram.

DUMMYSTRUCTNAME.RetrainLink

Satu bit yang digunakan untuk memulai pelatihan ulang tautan. Pembacaan bit ini selalu mengembalikan nol. Anggota ini tidak berlaku untuk perangkat titik akhir, jembatan PCIe-to-PCI atau PCI-X, dan port sakelar upstram.

DUMMYSTRUCTNAME.CommonClockConfig

Satu bit yang menunjukkan bahwa komponen ini dan komponen di ujung tautan yang berlawanan beroperasi dengan jam referensi umum terdistribusi. Jika bit ini jelas, komponen ini dan komponen di ujung tautan yang berlawanan beroperasi dengan jam referensi asinkron.

DUMMYSTRUCTNAME.ExtendedSynch

Satu bit yang menunjukkan bahwa set berurutan tambahan ditransmisikan saat keluar dari status L0s dan ketika dalam status pemulihan.

DUMMYSTRUCTNAME.EnableClockPowerManagement

Satu bit yang menunjukkan bahwa manajemen daya jam diaktifkan.

DUMMYSTRUCTNAME.Rsvd2

Dicadangkan.

AsUSHORT

Representasi USHORT dari konten struktur PCI_EXPRESS_LINK_CONTROL_REGISTER .

Keterangan

Struktur PCI_EXPRESS_LINK_CONTROL_REGISTER tersedia di Windows Server 2008 dan versi Windows yang lebih baru.

Struktur PCI_EXPRESS_LINK_CONTROL_REGISTER terkandung dalam struktur PCI_EXPRESS_CAPABILITY_REGISTER .

Persyaratan

Persyaratan Nilai
Header ntddk.h (termasuk Ntddk.h, Miniport.h)

Lihat juga

PCI_EXPRESS_CAPABILITY_REGISTER

PCI_EXPRESS_LINK_CONTROL_2_REGISTER